图书介绍

基于Verilog HDL的数字系统设计快速入门【2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载】

基于Verilog HDL的数字系统设计快速入门
  • 高敬鹏,武超群编著 著
  • 出版社: 北京:电子工业出版社
  • ISBN:9787121294884
  • 出版时间:2016
  • 标注页数:340页
  • 文件大小:77MB
  • 文件页数:348页
  • 主题词:VHDL语言-程序设计

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

基于Verilog HDL的数字系统设计快速入门PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 可编程逻辑器件基础1

1.1 可编程逻辑器件1

1.2 Altera公司的CPLD产品3

1.3 Altera公司的典型FPGA产品5

1.4 FPGA的工艺结构6

1.5 FPGA技术的发展方向7

1.6 FPGA芯片的应用9

1.7 FPGA的设计流程9

1.8 FPGA的设计开发工具11

1.9 Quartus Ⅱ软件简介12

1.10 FPGA硬件最小系统16

1.11 FPGA的硬件设计技巧22

1.12 FPGA的硬件调试方法23

第2章 Quartus Ⅱ基本设计操作25

2.1 Quarters Ⅱ基本设计流程25

2.2 Quarturs Ⅱ工程创建25

2.3 Quartus Ⅱ设计输入28

2.4 Quartus Ⅱ编译项目31

2.5 Quartus Ⅱ设计文件的仿真32

2.6 Quartus Ⅱ引脚分配与器件编译36

2.7 Quartus Ⅱ器件编程38

2.8 Quartus Ⅱ固化程序到外部存储器41

2.9 Quartus Ⅱ其他操作43

第3章 Quartus Ⅱ软件进阶设计46

3.1 Quartus Ⅱ参数化宏功能模块及其使用方法46

3.2 SignalTap Ⅱ在线逻辑分析仪的使用方法54

3.2.1 SignalTap Ⅱ介绍54

3.2.2 使用SignalTap Ⅱ操作流程55

3.2.3 SignalTap Ⅱ逻辑分析仪的使用55

3.3 典型实例:正弦波发生器及SignalTap Ⅱ的使用63

第4章 Verilog HDL语言概述72

4.1 硬件描述语言的概念72

4.2 Verilog HDL的产生与发展73

4.3 Verilog HDL语言的魅力74

4.3.1 Verilog HDL语言与VHDL语言的比较74

4.3.2 Verilog HDL与C语言的比较75

4.3.3 Verilog HDL的应用76

4.4 采用Verilog HDL设计复杂数字电路的优点76

4.5 Verilog HDL程序设计模式77

4.6 Verilog HDL程序基本结构78

4.6.1 Verilog HDL程序入门79

4.6.2 模块的框架81

4.6.3 Verilog HDL语言的描述形式82

4.7 Verilog HDL语言基本要素89

4.7.1 标志符与注释90

4.7.2 数字与逻辑数值90

4.7.3 数据类型92

4.7.4 常用运算符99

4.7.5 Verilog HDL语言的赋值105

4.7.6 Verilog HDL语言的关键词106

4.8 典型实例:利用Verilog HDL语言在FPGA上实现LED流水灯107

第5章 面向综合的行为描述语句114

5.1 可综合模型的设计114

5.2 触发事件控制115

5.3 条件语句117

5.4 循环语句123

5.5 任务与函数127

5.6 有限状态机的设计132

5.7 Quartus Ⅱ图形化状态机输入工具使用141

第6章 Verilog HDL语言基础程序设计145

6.1 Verilog HDL语言实现组合逻辑电路145

6.2 Verilog HDL语言实现时序逻辑电路147

6.3 Verilog HDL语言的代码风格148

6.3.1 Verilog HDL语言的基本原则148

6.3.2 Verilog HDL语言的编写规范151

6.3.3 Verilog HDL语言的处理技巧156

6.4 硬件描述语言设计基础实例158

6.4.1 8-3编码器158

6.4.2 3-8译码器159

6.4.3 数据选择器160

6.4.4 多位数值比较器162

6.4.5 全加器163

6.4.6 D触发器164

6.4.7 寄存器165

6.4.8 双向移位寄存器166

6.4.9 四位二进制加/减法计数器167

6.4.10 顺序脉冲发生器168

6.4.11 序列信号发生器170

第7章 ModelSim仿真171

7.1 ModelSim仿真工具简介171

7.2 ModelSim的命令与文件185

7.3 ModelSim仿真工具安装与使用197

7.4 典型实例:SDRAM读写控制的实现与仿真202

第8章 面向验证与仿真的行为描述语句207

8.1 验证与仿真简介207

8.2 仿真程序执行原理214

8.3 延时控制语句216

8.4 常用的行为仿真描述语句219

8.5 典型实例:全加器的验证与仿真226

第9章 系统任务、编译预处理与仿真激励231

9.1 系统任务231

9.2 编译预处理247

9.3 产生仿真激励255

第10章 外设接口设计264

10.1 数码管显示接口实验264

10.2 LCD液晶显示接口实验273

10.3 VGA显示接口实验282

10.4 RS-232C串行通信接口实验285

第11章 综合系统设计295

11.1 实时温度采集系统295

11.2 实时红外采集系统315

11.3 实时键盘采集系统322

热门推荐