图书介绍

数字逻辑实用教程【2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载】

数字逻辑实用教程
  • 王玉龙编著 著
  • 出版社: 北京:清华大学出版社
  • ISBN:7302051275
  • 出版时间:2002
  • 标注页数:306页
  • 文件大小:10MB
  • 文件页数:316页
  • 主题词:数字逻辑-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

数字逻辑实用教程PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 逻辑代数基础1

1.1 逻辑变量及其基本运算1

1.2 逻辑函数及其标准形式3

1.2.1 逻辑函数的定义3

1.2.2 逻辑函数的表示法3

1.2.3 逻辑函数的标准形式5

1.2.4 逻辑函数的三种表示法的关系8

1.2.5 逻辑函数的“相等”概念12

1.3 逻辑代数的主要定理及常用公式13

1.3.1 逻辑代数的主要定理13

1.3.2 逻辑代数的常用公式17

1.3.3 定理及常用公式的应用举例19

1.4 逻辑函数的化简22

1.4.1 逻辑函数最简式的定义22

1.4.2 代数化简法22

1.4.3 卡诺图化简法23

1.4.4 列表化简法 (Quine-McCluskey法)32

练习141

第2章 组合线路的分析43

2.1 逻辑门电路的外特性43

2.1.1 简单逻辑门电路43

2.1.2 复合逻辑门电路46

2.1.3 门电路的主要外特性参数48

2.2 正逻辑与负逻辑51

2.2.1 正、负逻辑的基本概念51

2.2.2 正、负逻辑的变换定理52

2.3 组合线路分析方法概述53

2.4 全加器55

2.5 译码器58

2.6 数据多路选择器61

2.7 奇偶校验器63

2.8 组合线路的冒险现象64

2.8.1 组合险象的定义64

2.8.2 组合险象的分类65

2.8.3 组合险象的消除方法67

练习269

第3章 组合线路的设计73

3.1 组合线路的设计方法概述73

3.2 逻辑问题的描述75

3.3 逻辑函数的变换76

3.3.1 逻辑函数的“与非”门实现77

3.3.2 逻辑函数的“与或非”门实现78

3.3.3 逻辑函数的“或非”门实现79

3.4 组合线路设计中的特殊问题80

3.4.1 可利用任意项的线路设计80

3.4.2 无反变量输入的线路设计87

3.4.3 多输出函数的线路设计87

3.5 考虑级数的线路设计88

3.5.1 加法器的进位链89

3.5.2 多级译码器93

3.6 组合线路设计举例96

3.6.1 全加器的设计97

3.6.2 8421码加法器设计99

3.6.3 八段译码器的设计102

3.7 应用MSI功能块的组合线路设计105

3.7.1 用数据多路选择器功能块实现组合逻辑105

3.7.2 用译码器功能块实现组合逻辑112

练习3114

第4章 时序线路的分析118

4.1 时序线路概述118

4.2 触发器的外特性120

4.2.1 触发器的逻辑符号及外特性120

4.2.2 各类触发器的相互演变126

4.3 时序线路的分析方法129

4.3.1 同步时序线路的分析举例129

4.3.2 异步时序线路的分析举例136

4.4 计算机中常用的时序线路139

4.4.1 寄存器139

4.4.2 计数器142

4.4.3 节拍发生器146

练习4149

第5章 时序线路的设计154

5.1 同步时序线路设计方法概述154

5.2 构成原始状态表的方法159

5.3 状态表的化简161

5.3.1 状态表化简的基本原理162

5.3.2 完全定义状态表的化简方法165

5.3.3 不完全定义状态表的化简方法169

5.4 状态编码173

5.4.1 状态编码的一般问题173

5.4.2 次佳编码法175

5.5 脉冲异步时序线路的设计方法176

5.6 时序线路的设计举例180

5.6.1 同步二进制串行加法器的设计180

5.6.2 串行8421码检测器的设计181

5.6.3 应用MSI功能块的数字设计186

练习5191

第6章 可编程逻辑器件195

6.1 可编程逻辑器件PLD概述195

6.1.1 PLD的基本结构195

6.1.2 PLD的分类197

6.1.3 PLD的编程单元200

6.1.4 用PLD实现数字设计的基本过程202

6.2 应用存储器(RAM/PROM)的数字设计203

6.2.1 存储器的组成与分类203

6.2.2 用RAM和PROM实现数字设计205

6.3 应用可编程逻辑阵列(PLA)的数字设计213

6.4 应用可编程阵列逻辑和通用阵列逻辑的数字设计220

6.4.1 可编程阵列逻辑(PAL)221

6.4.2 通用阵列逻辑(GAL)225

6.5 现场可编程门阵列(FPGA)234

练习6237

第7章 数字逻辑实验指南239

7.1 组合线路分析实验239

7.2 组合线路设计实验240

7.3 脉冲异步时序线路分析实验242

7.4 同步时序线路设计实验244

7.5 MSI数字设计实验245

7.6 LSI数字设计实验246

第8章 练习题解248

8.1 练习1题解248

8.2 练习2题解254

8.3 练习3题解263

8.4 练习4题解276

8.5 练习5题解285

8.6 练习6题解294

主要参考资料306

热门推荐